https://testy-online.com
Тесты-оnline: психологические тесты, любовь и отношения, личность, воспитание и педагогика, красота и здоровье, тесты для девочек, тесты по IT-дисциплинам, тесты по IT-дисциплинам с ответами.
Email AperkotMax@gmail.com Студия Online-тестирования "AperkotMax"
53 теста по Психологии
36 тестов по IT
36 тестов по IT с ответами
Результаты тестирования в системе хранятся два календарных дня!!!
Тест на тему: Микроконтроллеры Atmel, основы. Часть 2.
Главная–> IT-тесты–> Тесты с ответами по IT дисциплинам–> Микроконтроллеры Atmel, основы. Часть 2
Правильные ответы отмечены символом "+"

Тест на тему: "Микроконтроллеры Atmel, основы. Часть 2."
22 8

1. Если под значение операнда в слове команды относительного перехода RJMP отводится 11 битов, то максимальная величина перехода составляет:

А) -2047… +2048 слов; +

Б) -254… +254 слов;

В) только +2048 слов;

Г) только +254 слова;

Д) -2047… +2048 байт;

2. При косвенном переходе IJMP в качестве адреса перехода используется содержимое:

А) индексного регистра Z; +

б) индексного регистра X;

в) индексного регистра Y;

г) одного из регистров ввода-вывода;

д) одного из дополнительных регистров ввода-вывода;

3. При косвенном вызове подпрограммы в счётчик команд загружается:

А) содержимое индексного регистра Z; +

б) содержимое индексного регистра X;

в) содержимое индексного регистра Y;

г) содержимое одного из регистров ввода-вывода;

д) содержимое одного из дополнительных регистров ввода-вывода;

4. Стек в микроконтроллерах семейства mega размещается в:

А) памяти данных; +

Б) памяти программ;

В) ОЗУ;

Г) забыл(а)))))

5. Внутренний нагрузочный резистор, подключённый к выводу порта микроконтроллера:

А) создаёт вытекающий ток для внешних устройств, подключённых между выводом порта и общим проводом; +

Б) создаёт вытекающий ток на выводе порта;

В) уменьшает напряжение на выводе порта;

Г) увеличивает напряжение на выводе порта;

6. Для того, чтобы подключить к выводу PA0 порта А внутренний нагрузочный резистор необходимо установить значения:

А) DDA0=0; PA0=1; +

б) DDA0=1; PA0=1;

в) DDA0=1; PA0=0;

г) DDA0=0; PA0=0;

7. Пусть имеется устройство для управления светодиодом при помощи кнопки. При нажатии кнопки – светодиод горит, иначе – нет. Схема устройства приведена на рис. 2.1. Выберите правильные утверждения:

Рис. 2.1. Дано устройство для управления светодиодом при помощи кнопки.

А) когда кнопка S1 разомкнута, на выводе PD0 будет сигнал, соответствующий логической единице; +

Б) когда кнопка S1 разомкнута, на выводе PD0 будет сигнал, соответствующий логическому нулю;

В) когда на выводе PD0 имеется сигнал логической единицы, то на выводе РВ0 должен быть сигнал высокого логического уровня; +

Г) когда на выводе PD0 имеется сигнал логической единицы, то на выводе РВ0 должен быть сигнал низкого логического уровня;

Д) когда на выводе PD0 имеется сигнал логического нуля, то на выводе РВ0 должен быть сигнал низкого логического уровня; +

Е) когда на выводе PD0 имеется сигнал логического нуля, то на выводе РВ0 должен быть сигнал высокого логического уровня;

8. Выберите правильные утверждения:

А) чем меньше адрес прерывания в таблице прерываний, тем выше приоритет прерывания; +

Б) чем больше адрес прерывания в таблице прерываний, тем выше приоритет прерывания;

В) чем меньше адрес прерывания в таблице прерываний, тем меньше приоритет прерывания;

Г) чем больше адрес прерывания в таблице прерываний, тем больше приоритет прерывания;

9. Для того, чтобы разрешить или запретить отдельные прерывания используются регистры:

А) GIMSK; +

б) TIMSK; +

в) GIFR;

г) TIFR;

д) SREG;

10. Алгоритм работы системы прерываний сводится к следующему. (Установите правильно последовательность действий, см. рис. 2.2):

Рис. 2.2. Укажите алгоритм работы системы прерываний МК.

А) I-III-IV-II;

Б) III-II-IV-I;

В) II-IV-III-I;

Г) IV-III-II-I;

Д) III-IV-I-II;

Е) II-I-IV-III; +

Ж) I-II-IV-III;

11. Регистры восьмибитных таймеров-счётчиков делятся на:

А) регистры управления; +

Б) счётные регистры; +

В) регистры сравнения; +

Г) регистры состояния асинхронного режима; +

Д) регистры флагов;

Е) надо подумать….

12. При работе восьмибитных таймеров-счётчиков в нормальном режиме:

А) производится непрерывное сравнение содержимого регистра сравнения OCRn с содержимым счётного регистра TCNTn. В случае равенства содержимого этих регистров устанавливается флаг OCFn в регистре флагов и генерируется прерывание; +

Б) производится непрерывное сравнение содержимого регистра сравнения OCFn с содержимым регистра сравнения TCNTn. В случае равенства содержимого этих регистров устанавливается флаг OCRn в регистре флагов и генерируется прерывание;

В) производится непрерывное сравнение содержимого регистра сравнения OCFn с содержимым регистра сравнения TCNTn. В случае не равенства содержимого этих регистров устанавливается флаг OCRn в регистре флагов и генерируется прерывание;

Г) запутанные ответы… не могу ответить…((((

13. Режимы работы восьмибитных таймеров-счётчиков Т0, Т2 определяются:

А) состоянием битов WGMn2:WGMn0 регистра управления TCCRn; +

Б) состоянием битов COMnA1:COMnA0 счётного регистра TCNTn;

в) состоянием битов COMnA1:COMnA0 регистра сравнения OCRn;

г) ) состоянием битов FOCnA:FOCnB регистра управления TCCRn;

14. При работе восьмибитного таймера-счётчика в в режиме СТС:

А) максимально возможное значение счётного регистра определяется регистром сравнения OCRn; +

Б) при обнулении счётного регистра устанавливается флаг прерывания по переполнениюTOVn; +

В) при достижении счётчиком максимального значения устанавливается флаг OCFn; +

Г) записываемое в регистр сравнения OCRn максимальное значение сохраняется дополнительно в буферном регистре;

Д) при обнулении счётного регистра изменяется состояние выводов OCn;

15. Дана схема устройства и программный код на рис. Укажите, что будет происходить при нажатии кнопки (см. рис. 2.3):

Рис. 2.3. Дана схема устройства и программный код.

А) если PD0=0, то светодиод будет мигать с задержкой в 200 мс. Мигание начнётся с того, что светодиод не будет гореть; +

Б) если PD0=0, то светодиод будет мигать с задержкой в 200 мс. Мигание начнётся с того, что светодиод будет гореть;

В) если PD0=1, то светодиод будет мигать с задержкой в 200 мс. Мигание начнётся с того, что светодиод не будет гореть;

Г) если PD0=1, то светодиод будет мигать с задержкой в 200 мс. Мигание начнётся с того, что светодиод будет гореть;

Д) если PD0=1, то светодиод будет потушен, то есть на выводе РВ0 будет сигнал высокого логического уровня; +

Е) если PD0=1, то светодиод будет потушен, то есть на выводе РВ0 будет сигнал низкого логического уровня;

16. Сторожевой таймер в микроконтроллерах семейства mega необходим для:

А) защиты микроконтроллера от сбоев в процессе работы; +

Б) для генерирования прерывания в случае совпадения содержимого счётного регистра с содержимым сторожевого таймера;

В) для генерирования прерывания в случае совпадения содержимого регистра сравнения с содержимым сторожевого таймера;

Г) не знаю…(((

17. Аналоговый компаратор предназначен для:

А) сравнения значений напряжения, которое присутствует на двух выводах микроконтроллера и генерировании в данном случае прерывания; +

Б) защиты вывода микроконтроллера в случае, если на вывод буден подан сигнал больше 5 В;

В) управления схемой захвата таймера-счётчика; +

Г) преобразования аналогового сигнала на выводе микроконтроллера в цифровой сигнал;

18. Модуль SPI в микроконтроллерах AVR семейства mega использует следующие выводы:

А) SCK; +

Б) MISO; +

В) MOSI; +

Г) SS; +

Д) SPCR;

Е) SPE;

19. Последовательный интерфейс TWI:

А) имеет линию синхронизации SCL; +

б) имеет линию данных SDA; +

в) имеет линию команд SDC;

г) имеет линию адреса SDA;

д) может связать до 128 различных устройств; +

е) может связать до 256 различных устройств;

20. При передаче данных по шине TWI:

А) каждый передаваемый бит сопровождается импульсом на линии тактового сигнала SCL; +

Б) сигнал на линии SDA должен быть стабильным в течение всего времени, пока на шине SCL присутствует сигнал лог. 1; +

В) сигнал на линии SDA должен быть стабильным в течение всего времени, пока на шине SCL присутствует сигнал лог. 0;

Г) каждый передаваемый бит сопровождается сигналом высокого логического уровня на линии тактового сигнала SCL;

                Arrow