А) DDRD |= 1<<2;
Б) DDRD = 1<<2;
В) DDRD |= 1>>2;
г) DDRD |= 1<<1;
д) DDRD = 1<<1;
е) DDRD |= 1<<2;
ж) DDRD &= ~(1<<2); +
з) DDRD &= (1<<2);
и) DDRD &= ~(1>>2);
ж) DDRВ &= ~(1<<2);
з) DDRВ &= ~(1>>2);
А) приблизительно 170 Ом; +
Б) приблизительно 180 Ом;
В) долго считать… запутался (лась) совсем;
Г) приблизительно 150 Ом;
Д) приблизительно 160 Ом;
А) WDTCR; +
б) WDCR;
в) WDT;
г) WDTOI;
д) WDTCOI;
А) все команды имеют формат фиксированной длины; +
Б) выборка команды из памяти и ее исполнение осуществляется за один цикл; +
В) система команд RISC-процессора имеет возможность равноправно использовать всех регистры процессора; +
Г) для хранения программ и данных используется общая память;
Д) для хранения программ и данных используются отдельные адресные пространства;
Е) режим ШИМ легче программируем за счёт плавающей длины команд;
А) ПЗУ масочного типа; Б) Электрически программируемые ПЗУ с плавкими перемычками;
В) Перепрограммируемые ПЗУ с ультрафиолетовым стиранием; +
Г) Однократно программируемые ПЗУ;
Д) Электрически стираемые перепрограммируемые ПЗУ;
Е) ПЗУ с электрическим стиранием типа Flash;
А) аппаратная вычислительная платформа для МК Motorola, основными компонентами которой являются простая плата ввода/вывода и среда разработки; +
Б) семейство МК фирмы Atmel;
в) семейство МК фирмы Motorola;
г) семейство МК фирмы PIC;
д) семейство МК фирмы MicroChip;
е) аппаратная вычислительная платформа, основными компонентами которой являются простая плата ввода/вывода и среда разработки;
А) Arduino Diecimila использует USB-интерфейс; +
Б) Arduino Diecimila использует ATmega168 в DIP28 корпусе; +
В) Arduino Diecimila использует ATmega1280 в DIP28 корпусе;
Г) Arduino Diecimila использует ATmega8 в DIP28 корпусе;
Д) Arduino Diecimila программируется через разъём DB9;
Е) Arduino Diecimila использует ATmega8;
А) используется во входных буферах на всех выводах МК AVR; +
Б) используется для программирования выводов как на вход, так и на выход;
В) преобразует входной сигнал произвольной формы в сигнал, принимающий два стандартных уровня ”0” и “1”; +
Г) статическая характеристика триггера Шмитта никогда не имеет петлю гистерезиса;
Д) статическая характеристика триггера Шмитта имеет петлю гистерезиса; +
Е) преобразует дискретный входной сигнал ”0” и “1” в непрерывный;
А) TQFP; +
Б) PDIP;
В) SOIC;
Г) PLCC;
д) DIP;
А) 32 регистра общего назначения; +
Б) 64 регистра ввода-вывода; +
В) 160 доп. Регистров ввода-вывода; +
Г) внутренне статическое ОЗУ; +
Д) ROM;
е) FLASH – память;
А) 32 регистра общего назначения; +
Б) служебные регистры ввода/вывода; +
В) дополнительные регистры ввода/вывода; +
Г) системные регистры ввода-вывода;
Д) регистры для подключения внешней памяти ОЗУ;
Е) 64 регистра общего назначения;
А) SREG; +
б) TIFR;
в) GPIOR;
г) EEAR;
д) EEDR;
Е) EECR;
А) проверяет бит в регистре ввода/вывода и пропускает следующую команду, если бит установлен; +
Б) проверяет бит в регистре ввода/вывода и пропускает следующую команду, если бит сброшен;
В) устанавливает в 1 заданный бит регистра ввода/вывода ioreg;
Г) пересылает содержимое регистра ввода/вывода ioreg в рабочий регистр reg;
Д) пересылает содержимое рабочего регистра ioreg в регистр ввода/вывода ioreg;
Е) записывает данные из регистра ioreg в регистр данных EEPROM;
А) 11; +
Б) 12;
В) 20;
Г) 17;
Д) 30;
Е) 31;
Ж) 25;
А) бит IVSEL; +
Б) бит IVCE; +
В) регистр IVSEL;
г) регистр IVCE;
д) регистр SREG;
А) в нормальном режиме; +
Б) в режиме ШИМ с точной фазой; +
В) в режиме Сброс при совпадении; +
Г) в режиме Быстродействующий ШИМ; +
Д) в режиме ШИМ с точной фазой и частотой; +
Е) в режиме ШИМ с точной фазой и амплитудой;
Ж) в режиме Сброс при несовпадении;
А) чем больше значение в регистре сравнения OCRnA, тем больше частота выходного сигнала на выводе OCnA; +
б) чем меньше значение в регистре сравнения OCRnA, тем больше частота выходного сигнала на выводе OCnA;
в) чем больше значение в регистре сравнения ICRnA, тем больше частота выходного сигнала на выводе OCnA;
г) выводом OCn можно управлять с помощью бит COMn1 и COMn0 регистра управления; +
д) выводом OCn можно управлять с помощью бит WGMn1 и WGMn0 регистра управления;
А) при работе с 16-битным таймером-счётчиков в режиме «Быстродействующий ШИМ» можно изменять разрешающую способность модулятора; +
Б) при работе с 16-битным таймером-счётчиков в режиме «Быстродействующий ШИМ» можно использовать регистр захвата; +
В) при работе с 16-битным таймером-счётчиков в режиме «Быстродействующий ШИМ» можно использовать регистр сравнения;
Г) при работе с 16-битным таймером-счётчиков в режиме «Быстродействующий ШИМ» можно настроить работу счётного регистра так, чтобы он работал как реверсивный счётчик;
Д) ну и вопрос!!!